Estándar CUDIMM configurado para hacer que la memoria de escritorio sea un poco más inteligente y mucho más robusta

Estándar CUDIMM configurado para hacer que la memoria de escritorio sea un poco más inteligente y mucho más robusta

Si bien los nuevos módulos de memoria CAMM y LPCAMM para portátiles han atraído mucha atención en los últimos meses, no es sólo el lado móvil de la industria de la memoria para PC el que se ve afectado por los cambios. El mercado de memorias de escritorio también está en camino con algunas actualizaciones destinadas a mejorar aún más el rendimiento de los DIMM, en forma de una nueva variedad de DIMM llamada Clocked Unbuffered DIMM (CUDIMM). Y aunque esta memoria aún no está en uso, varios proveedores de memoria mostraron sus primeros productos CUDIMM en la feria Computex de este año, ofreciendo un vistazo al futuro de la memoria de escritorio. Se creó una variación de los tradicionales DIMM sin búfer (UDIMM), UDIMM bloqueados (y SODIMM bloqueados) como otra solución a los continuos desafíos de integridad de la señal que presenta la memoria DDR5. DDR5 permite velocidades de transferencia bastante altas con DIMM extraíbles (y fácilmente instalables), pero mayores aumentos de rendimiento van en contra de las leyes de la física cuando se trata de los desafíos eléctricos de admitir memoria en una tarjeta, especialmente con tantas combinaciones de capacidad/rendimiento. como vemos hoy. Y si bien estos desafíos no son insuperables, si se quiere que DDR5 (y eventualmente DDR6) continúe aumentando en velocidad, parecen necesarios algunos cambios para producir DIMM eléctricamente más robustos, que están dando lugar a los CUDIMM. Estandarizados por JEDEC a principios de este año como JESD323, los CUDIMM modifican el DIMM tradicional sin búfer agregando un controlador de reloj (CKD) al propio DIMM, con el pequeño IC responsable de regenerar la señal de reloj que impulsa los chips de memoria de manera efectiva. Al generar un reloj limpio localmente en el DIMM (en lugar de usar el reloj de la CPU directamente, como se hace hoy), los CUDIMM están diseñados para ofrecer estabilidad y confiabilidad mejoradas a altas velocidades de memoria, combatiendo los problemas eléctricos que de otro modo causarían confiabilidad. problemas a velocidades de memoria más altas. En otras palabras, agregar un controlador de reloj es clave para mantener la DDR5 funcionando de manera confiable a altas velocidades de reloj. En general, JEDEC propone que los CUDIMM se utilicen para velocidades de DDR5-6400 y superiores, y la primera versión de la especificación cubre velocidades de hasta DDR5-7200. Los nuevos DIMM también serán compatibles con las plataformas existentes (al menos en papel), utilizando el mismo conector de 288 pines que los UDIMM DDR5 estándar actuales y permitiendo una transición relativamente fluida a velocidades de reloj DDR5 más altas. CUDIMM: la clave para una DDR5 más rápida Como se señaló anteriormente, uno de los mayores desafíos para los subsistemas de memoria de alta velocidad en la actualidad es mantener la integridad de la señal, particularmente en distancias relativamente largas y con múltiples interconexiones (por ejemplo, múltiples DIMM por canal). Tradicionalmente, la carga de esta tarea recae principalmente en el controlador de memoria/CPU y, en menor medida, en la placa base, ya que los UDIMM son dispositivos relativamente tontos por sí solos. Pero con los CUDIMM, este paradigma cambiará, haciendo que los DIMM sean un poco más inteligentes y, por lo tanto, capaces de ayudar a mantener la integridad de la señal. El gran cambio aquí es la adición de un controlador de reloj (CKD), que toma una señal de reloj base y la regenera para redistribuirla a los componentes de memoria del módulo. Un CKD esencialmente almacena la señal del reloj de entrada y luego la amplifica en la salida cuando envía la señal del reloj a los chips de memoria del DIMM. Los CKD también incorporan funciones de acondicionamiento de señal, como la corrección del ciclo de trabajo, que permite una sincronización precisa y una reducción de la fluctuación, además de minimizar los cambios rápidos generales en la sincronización de la señal del reloj. Minimizar el desfase del reloj (la diferencia entre los tiempos de llegada de la señal del reloj en diferentes componentes) es otra función clave de CKD. Al hacer coincidir los retrasos de propagación para cada ruta de reloj, CKD puede garantizar que los chips de memoria (y DIMM) permanezcan completamente sincronizados. CSODIMM con controlador de reloj CKD de primera generación de Montage (centro superior) Mientras tanto, las capacidades de ajuste de fase permiten a CKD alinear la señal del reloj con las necesidades de sincronización específicas de diferentes componentes, lo que significa un poco de trabajo adicional por parte del fabricante del módulo de memoria. Quizás esta sea la razón por la que no hemos visto a muchos proveedores de módulos de memoria presentar sus productos compatibles con CKD hoy, ya que aún no se han familiarizado con la tecnología. Esta figura se reproduce, con autorización, del documento JEDEC JESD323, figura 2. Considerándolo todo, colocar controladores de reloj en DIMM no es una idea nueva; El concepto CUDIMM es en gran medida una versión reducida del DIMM registrado (RDIMM), que se ha utilizado en servidores durante años y es el único tipo de DIMM DDR5 compatible con chips de servidor (y estaciones de trabajo) de Intel y AMD. Pero mientras que los RDIMM son una solución más amplia que almacena en buffer los buses de comando y dirección junto con la señal del reloj, los CUDIMM solo almacenan en buffer la señal del reloj y dejan todo lo demás intacto. En este contexto, los CUDIMM son esencialmente un medio paso hacia los RDIMM. Y aunque hay algunos diseñadores de CPU que sin duda estarían encantados si todos los sistemas usaran RDIMM (y también ECC), la economía de las PC de consumo favorece soluciones más baratas y menos complejas cuando están disponibles. El diseño del CKD refleja esto; un JEDEC CKD estándar consta de solo 35 pines y casi la mitad de ellos son simplemente pines de voltaje/tierra. Por lo tanto, aunque los CKD representan un costo adicional para la construcción de DIMM, están diseñados específicamente para ser más baratos de construir que los RDIMM. Esta figura se reproduce, con permiso, del documento JEDEC JESD82-531A.01, Tabla 1. En cualquier caso, los CKD vendrán en todos los factores de forma de memoria DDR5 de JEDEC. Entonces, junto con CUDIMM, tendremos Clocked SODIMM (CSODIMM) y los módulos de memoria DDR5 CAMM2 también usarán controladores de reloj. Si bien la necesidad de (o al menos estandarizar) los DIMM sincronizados se basa en la frecuencia de la memoria, los CUDIMM y sus otras variantes están diseñados para ser compatibles con los sistemas DDR5 y los controladores de memoria existentes. Esto significa que un CUDIMM utilizará la misma ranura DIMM de 288 pines que los DIMM DDR5 estándar. Esta figura se reproduce, con permiso, del documento JEDEC JESD82-531A.01, Figura 2 Detrás de escena, esto se logra permitiendo que un CUDIMM ejecute una señal de reloj a través de los buffers en su CKD o omita esos buffers por completo, ejecutándose en el bien llamado modo PLL Bypass. Oficialmente, el modo bypass solo se admite para velocidades de hasta DDR5-6000 (3000 MHz), por lo que los DIMM compatibles con JEDEC esperarán usar el modo CKD (PLL simple o PLL dual) en DDR5-6400 y superiores. El resultado final es que un CUDIMM debería funcionar con un controlador de memoria DDR5 más lento/antiguo que entra en modo bypass, mientras que los DIMM sin CKD no estarán disponibles a las velocidades más altas que requieren CKD (al menos no con voltajes y tiempos JEDEC estándar). CUDIMM y CSODIMM en Computex Varios proveedores de memoria, incluidos G.Skill, TeamGroup y V-Color, exhibieron CUDIMM y CSODIMM en Computex. Dado que estos nuevos DIMM van de la mano con nuevas plataformas, los proveedores de memoria no hablan demasiado sobre los detalles aquí. Pero como tenían el hardware en exhibición, no se sorprenda si los vemos llegar a los sistemas de producción (y a los estantes de las tiendas) más temprano que tarde. Biwin es un nombre relativamente nuevo en el mercado de módulos de memoria para entusiastas (ya que la compañía vendía anteriormente dispositivos de alto rendimiento bajo la marca Acer Predator, y todavía lo hace, por así decirlo). Pero entra en juego con módulos avanzados de 16 GB y 32 GB clasificados para un funcionamiento de 6400 a 8800 MT/s, que es más alto que los DIMM «normales» para entusiastas. Estos dispositivos estarán disponibles en septiembre. G.Skill, que ha sido un importante proveedor de memoria para entusiastas durante años, también mostró sus CUDIMM Trident Z5 CK en Computex. Aunque la compañía no ha destacado realmente su desempeño, tal vez porque todavía está perfeccionando sus productos compatibles con CKD y aún no están estableciendo récords. Al final, G.Skill presentó un sistema muy overclockeado que funciona con DDR5-10600 utilizando módulos DDR5 normales, por lo que los primeros CUDIMM no son tan atractivos en comparación. TeamGroup, por su parte, presentó en la feria sus módulos de memoria DDR5-7200 con chips CKD. Finalmente, a diferencia de algunos de sus rivales, V-Color parece estar aprovechando seriamente los chips CKD para sus ofertas de memoria de alto rendimiento, ya que mostró CUDIMM y CSODIMM en la feria. La compañía planea ofrecer CUDIMM de 16 GB y 24 GB con velocidades que van desde 6400 MT/s a 9000 MT/s a 1,1 V – 1,45 V, lo que es más rápido que cualquier kit de memoria de clase PC que los entusiastas puedan obtener fácilmente en la actualidad, por lo que este. tiene como objetivo resaltar las ventajas de los módulos de memoria sin buffers de reloj. Hay muchos proveedores de módulos de memoria de alto rendimiento, pero sólo cuatro de ellos presentaron sus CUDIMM en Computex. De ellos, sólo dos han decidido hablar sobre el rendimiento esperado de los CUDIMM (la demostración de TeamGroup parece un trabajo en progreso). Aunque el estándar JEDEC ha estado en vigor durante casi seis meses, sin duda pronto se les unirá una gran cantidad de otros proveedores de memoria que consideran hogar al mercado de PC.

About Carlos Carraveo Jimenez

Check Also

Del VHS a los altibajos digitales – Segunda parte

Del VHS a los altibajos digitales – Segunda parte

El viernes finalmente terminé de copiar 37 cintas VHS y tuve en cuenta que cada …

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *