AMD Zen 6 utilizará el proceso TSMC de 2 nm: variantes Standard, Dense Classic y Client Dense (Zen 6c)

AMD anunciará sus procesadores Ryzen 9000 en Computex 2024 (el próximo mes). Cubrimos todo lo que sabemos sobre Zen 5 en una publicación anterior. Los procesadores Ryzen de próxima generación se centrarán en el rendimiento de un solo subproceso y el ancho de banda de la caché, dejando sin cambios la cantidad de núcleos/hilos. Zen 6 abordará los objetivos de rendimiento de subprocesos múltiples. Según la Ley de Moore ha muerto, la arquitectura central del Zen 6 estará finalizada (¿registrada?) en el tercer trimestre de este año. Zen 6 aprovechará el nodo de proceso de clase de 2 nm de TSMC, pero hay un problema. No todas las líneas se producirán en el nodo N2, dejándolas para nodos más maduros como N3P o N3X de clase de 3 nm. Es probable que AMD dé prioridad a la capacidad del servidor del N2 para tener en cuenta el alto precio de las obleas. El YouTuber cree que Zen 6 tiene tres variantes: Estándar, Clásico Denso y Cliente Denso. Se supone que Client Dense es incluso más denso que Dense Classic, pero a expensas de la eficiencia. Por lo que tengo entendido, Zen 6 «Standard» se utilizará para los procesadores principales Ryzen «P-core» y Epyc «Venice», mientras que Dense Classic y Dense Client son las variantes de nube y PC del E-core respectivamente. . Inicialmente, el Zen 6 iba a conservar el controlador de memoria Zen 5, pero ahora ha sido rediseñado desde cero. El Programador de ejecución (consolidado y ampliado en el lado Integer en Zen 5) también es un diseño completamente nuevo desde cero. Ergo, Zen 6 parece una importante reelaboración arquitectónica. Se dice que el buque insignia «Venice SP7» tendrá hasta 8 CCD Zen 6 o 256 núcleos, 16 canales de memoria DDR5-6400, 128 carriles PCIe Gen 5 y 64 Gen 6. Cada CCD se construirá en un nodo de clase 2 nm y el. IOD en un derivado de 4 nm. Cada matriz de cómputo se puede reemplazar con AI, NCD o FPGA según las necesidades del mercado. Más información sobre esto aquí.

About Carlos Carraveo Jimenez

Check Also

TSMC ampliará la capacidad de CoWoS en un 60% cada año hasta 2026

La demanda de los clientes de procesadores de IA y HPC está impulsando un uso …

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *